Ir o contido principal

Este portal emprega cookies propias ou de terceiros con fins analíticos, así como ligazóns a portais de terceiros para poder compartir contido nas redes sociais. Pode obter máis información na política de cookies.

Microcredencial Universitaria en Deseño Específico de Algorítmos de Procesamento de Sinal en FPGA

  • Curso 2025-2026
  • Código
    MP0246-FD0350
    Tipo
    Curso de Formación Específica - MICROCREDENCIAL
    Modalidade
    Híbrido
    Duración
    1 ano
    Créditos
    6.0
    Curso
    2025-2026
    Prezo
    Abonado pola entidade solicitante
    Centro
    Escola Técnica Superior de Enxeñaría
    Dirección
    Paula López Martínez
    Victor Manuel Brea Sanchez
    Contacto

    p.lopez@usc.es

    Departamento / Centro Organizador
    Centro Singular de Investigación en Tecnoloxías Intelixentes da USC

    Información:

    Paula López Martínez

    16435

    p.lopez@usc.es

    Escola Técnica Superior de Enxeñaría

    Procedemento

    Datas
    Duración: 01/10/2025 - 20/12/2025
    Preinscrición: 27/06/2025 - 07/09/2025
    Matrícula: 08/09/2025 - 22/09/2025

    Número alumnos/as mínimo: 1
    Número alumnos/as máximo: 15

    Seguro obrigatorio:
    20,69€ (Aos alumnos que formalicen matricula en cursos de Posgrao Propio, Formación Continua e Programa de Formación, se lles incluirá ademáis o importe do seguro obrigatorio de accidentes e asistencia en viaxe para estudantes da USC, segundo o establecido na normativa vixente (Acordo Consello Goberno 29 de xuño de 2009) e emitirase xunto coa 1ª liquidacion de matrícula. Excepto nos curso que sexan 100% virtuais, considerados estos por curso académico; e nos casos en que os alumnos teñan pagado este mesmo seguro nunha titulación da USC no presente curso académico.)

    Este curso forma parte de:

    Código Nome do curso
    MP0246 Máster de Formación Permanente en Microelectrónica
  • Requisitos de acceso

    Acceso sen titulación universitaria.

    Preinscrición

    Pode consultar un manual do procedemento de admisión na páxina web do CEP en Arquivo ou clicando aquí
    Para realizar a solicitude de admisión acceda ao seguinte enlace da secretaria virtual
    https://matricula.usc.es/Posgrao/SolicitudeEstudosPropios

    Acceso a preinscrición e matrícula

    Sistema de selección

    A oferta total de prazas é de 15 alumnos. 1. Os estudantes matriculados no máster completo terán preferencia para a admisión sobre os aspirantes que opten só por un dos títulos de experto ou microcredenciais asociados. 2. No caso de que existan prazas vacantes unha vez finalizado o proceso de admisión ao mestrado completo, asignaranse aos aspirantes aos títulos de experto e microcredenciais, segundo os seguintes criterios: Curriculum Vitae e entrevista persoal. Terán preferencia os candidatos que posúan títulos universitarios de contidos académicos relacionados co ámbito do curso.

  • Obxectivos

    - Comprender o fluxo de deseño e síntese dixital en FPGA.
    - Utiliza linguaxes de descrición de hardware para implementar funcións dixitais.
    - Implementar funcións dixitais en FPGA

    Competencias

    - Pensamento analítico e crítico: capacidade para comprender, descompoñer e abordar problemas técnicos no deseño dixital.
    - Innovación tecnolóxica e autonomía nas TIC: habilidade para aprender e aplicar novas ferramentas e metodoloxías de forma autónoma.
    - Deseño e implementación de sistemas dixitais: competencia para analizar e desenvolver circuítos dixitais complexos con tecnoloxías CMOS e FPGAs.
    - Uso de linguaxes de descrición hardware e ferramentas de síntese: capacidade para implementar funcións dixitais en plataformas reconfigurables como as FPGAs.
    - Coñecementos aplicados en electrónica e automatización: comprensión dos principios e técnicas clave da electrónica dixital.

  • Avaliación

    O profesor avaliará o rendemento do alumnado mediante a avaliación oral e escrita de distintas prácticas ao longo do curso.

    Titorías

    A formación é híbrida e combina teoría e práctica mediante o deseño e simulación de sistemas dixitais en tecnoloxía CMOS e FPGAs. Utilízanse linguaxes como VHDL/Verilog e ferramentas de síntese e simulación. Castelán. Horario de titorías: As titorías presenciais e/ou virtuais estarán dispoñibles previa cita cos docentes.

  • 6h/semana

  • Código Materia Créditos
    1 Deseño Específico de Algoritmos de Procesamento de Sinal en Fpga. 6.0
Os contidos desta páxina actualizáronse o 19.07.2022.